-Os

Tomasz Kłoczko kloczek w rudy.mif.pg.gda.pl
Pią, 25 Kwi 2003, 12:26:39 CEST


On Fri, 25 Apr 2003, Michal Moskal wrote:

> On Fri, Apr 25, 2003 at 01:08:25AM +0200, Tomasz Kłoczko wrote:
> > On Thu, 24 Apr 2003, Michal Moskal wrote:
> > [..]
> > > Generalanie tak, ale dzisiejsze maszynki są tak zrobione, że procesor 
> > > większość czasu spędza na czekaniu na pamięć.
> > 
> > Dodaj że tak sie dzieje na ia32. Na USparcII magistrala wychodzaca z 
> > procesora do pamieci ma 512bitów (parzystosć czyli 628bit), na USparcIII 
> > jest jeszcze lepiej bo są to 1024 bity. Czyli wprowadzanie niektórych 
> > optymalizacji w sumie powinno być zalezne od architektóry.
> 
> Nie wiesz o czym mówisz. Nawet jeśli pamięć jest 5 razy (relatywnie w
> stosunku do procesora) szybsza w sparcu niż x86, to i tak na cache-line
> czeka się kilkadziesiąt cykli.

USparcIII ma 8MB cache. UsparcII 4MB.

kloczek
-- 
-----------------------------------------------------------
*Ludzie nie mają problemów, tylko sobie sami je stwarzają*
-----------------------------------------------------------
Tomasz Kłoczko, sys adm @zie.pg.gda.pl|*e-mail: kloczek w rudy.mif.pg.gda.pl*



Więcej informacji o liście dyskusyjnej pld-devel-pl